Owners Manual

Modo optimizador
Este modo es compatible con la función de corrección de datos de dispositivo único (SDDC), solo para módulos de memoria que usan un
ancho de dispositivo x4. No impone ningún requisito de ocupación de ranuras específico.
Procesador doble: ocupe las ranuras en secuencia round robin, comenzando con el procesador 1.
NOTA: La ocupación de los procesadores 1 y 2 debe coincidir.
Procesador cuádruple: ocupe las ranuras en secuencia round robin, comenzando con el procesador 1.
NOTA: La ocupación de los procesadores 1, 2, 3 y 4 debe coincidir.
Tabla 11. Reglas de ocupación de la memoria
Procesador Configuración Ocupación de la memoria Información de ocupación de la memoria
Procesador doble
(comenzando con el
procesador 1, la
ocupación de los
procesadores 1 y 2
debe coincidir)
Orden de ocupación
optimizado (canal
independiente)
A{1}, B{1},
A{2}, B{2},
A{3}, B{3},
A{4}, B{4},
A{5}, B{5},
A{6}, B{6}
Se permite un número impar de ocupación de
DIMM por procesador.
NOTA: Un número impar de DIMM generará
configuraciones de memoria desequilibradas, lo
que, luego, dará como resultado una pérdida de
rendimiento. Se recomienda ocupar todos los
canales de memoria idénticamente con DIMM
idénticos para obtener el mejor rendimiento
posible.
NOTA: Para obtener el mejor rendimiento
posible, se recomiendan 6 o 12 DIMM por
procesador.
El orden de ocupación del optimizador no es el
tradicional para instalaciones de procesador doble
de 8 y 16 DIMM.
Para 8 DIMM: A1, A2, A4, A5, B1, B2, B4, B5
Para 16 DIMM:
A1, A2, A4, A5, A7, A8, A10, A11
B1, B2, B4, B5, B7, B8, B10, B11
Orden de ocupación de
espejeado
A{1, 2, 3, 4, 5, 6},
B{1, 2, 3, 4, 5, 6},
A{7, 8, 9, 10, 11, 12},
B{7, 8, 9, 10, 11, 12}
El espejeado es compatible con 6 o 12 DIMM por
procesador.
Orden de ocupación de
sustitución de rango único
A{1}, B{1},
A{2}, B{2},
A{3}, B{3},
A{4}, B{4},
A{5}, B{5},
A{6}, B{6}
Los DIMM se deben ocupar en el orden
especificado.
Requiere dos o más rangos por canal.
Orden de ocupación de
sustitución de rango
múltiple
A{1}, B{1},
A{2}, B{2},
A{3}, B{3},
A{4}, B{4},
A{5}, B{5},
A{6}, B{6}
Los DIMM se deben ocupar en el orden
especificado.
Requiere tres rangos o más por canal.
Orden de ocupación
resistente a fallas
A{1, 2, 3, 4, 5, 6},
B{1, 2, 3, 4, 5, 6},
A{7, 8, 9, 10, 11, 12},
B{7, 8, 9, 10, 11, 12}
Compatible con 6 o 12 DIMM por procesador.
Instalación y extracción de los componentes del sled 61