User's Manual
4-26
第四章:BIOS 程序設置
4.4.4 芯片設置(Chipset)
本菜單可讓您更改芯片組的高級設置,請選擇所需的項目並按一下 <
Enter> 鍵以顯示子菜單項目。
Select Screen
Select Item
+- Change Option
F1 General Help
F10 Save and Exit
ESC Exit
v02.58 (C)Copyright 1985-2006, American Megatrends, Inc.
BIOS SETUP UTILITY
Advanced
NAdvanced Chipset Settings
CongureDRAMTimingbySPD [Enabled]
Boot Graphic Adapter Priority [PCI Express/PCI]
ENABLED: Allow
remapping of
overlapped PCI memory
above the total
physical memory.
DISABLED: Do not allow
remapping of memory
Configure DRAM Timing by SPD [Enabled]
當設置為 [Enabled] 時,本項目經由讀取內存條的 SPD(Serial Presence
Detect)芯片的內容來設置最佳化的速度控制。當設置為 [Disabled] 時,
您可以通過次項目手動設置內存條的最佳化速度。設置值有:[Disabled]
[Enabled]。
以下的子項目只有在本項目設置為 [Disabled] 時才會出現。
DRAM CAS# Latency [5 Clocks]
本項目用於控制在 SDRAM 送出讀取命令和實際上數據開始動作時間的
週期時間。建議您使用缺省值以保持系統的穩定。設置值有:[6 Clocks]
[5 Clocks] [4 Clocks] [3 Clocks]。
DRAM RAS# Precharge [4 Clocks]
這個項目用來控制當 SDRAM 送出 Precharge 命令後,多少時間內
不得再送出命令。建議您使用缺省值以保持系統的穩定。設置值有:[2
Clocks]∼[6 Clocks]。
DRAM RAS# to CAS# Delay [4 Clocks]
這個項目用來控制 SDRAM 送出啟動命令和實際上開始讀/寫命令這
兩者間的週期時間。建議您使用缺省值以保持系統的穩定。設置值有:
[2 Clocks]∼[6 Clocks]。
DRAM RAS# Active to Precharge Delay [15 Clocks]
這個項目用來控制提供給 SDRAM 參數使用的 SDRAM 時鐘週期數。
設置值有:[4 Clocks]∼[18 Clocks]。
DRAM Write Recovery Time [4 Clocks]
設置值有:[2 Clocks]∼[6 Clocks]。