User Manual

Table Of Contents
Manuel du BIOS de la série Pro WS sTR5
77
Les éléments suivants n'apparaissent que si Target Static Lane Control est réglé sur [Enabled].
Target Static Lane Select Upper 32 bits (32 bits supérieurs de sélection de
voie statique de la cible)
Sélection de voie statique pour les 32 bits supérieurs. Le masque de bits
représente les bits à lire.
Options de configuration : [0] - [99999999]
Target Static Lane Select Lower 32 bits (32 bits inférieurs de sélection de
voie statique de la cible)
Sélection de voie statique pour les 32 bits inférieurs. Le masque de bits
représente les bits à lire.
Options de configuration : [0] - [99999999]
Target Static Lane Select ECC (Sélection ECC de voie statique de la cible)
Sélection de voie statique pour les voies ECC. Le masque de bits représente les
bits à lire.
Options de configuration : [0] - [9]
Target Static Lane Value (Valeur de voie statique de la cible)
Options de configuration : [0] - [9]
Worst Case Margin Granularity (Granularité de marge dans le pire des cas)
Options de configuration : [Per Chip Select] [Per Nibble]
Read Voltage Sweep Step Size (Taille du pas de balayage de tension en
lecture)
Cette option détermine la taille du pas pour le balayage de tension en lecture
(observateur de données).
Options de configuration : [1] [2] [4]
Read Timing Sweep Step Size (Taille du pas de balayage de synchronisation
en lecture)
Cette option détermine la taille du pas pour le balayage de synchronisation en
lecture (observateur de données).
Options de configuration : [1] [2] [4]
Write Voltage Sweep Step Size (Taille du pas de balayage de tension en
écriture)
Cette option détermine la taille du pas pour le balayage de tension en écriture
(observateur de données).
Options de configuration : [1] [2] [4]
Write Timing Sweep Step Size (Taille du pas de balayage de
synchronisation en écriture)
Cette option détermine la taille du pas pour le balayage de synchronisation en
écriture (observateur de données).
Options de configuration : [1] [2] [4]
Memory Healing BIST (Guérison BIST de la mémoire)
Permet d'activer un test de mémoire complet. Le test augmentera le temps de démarrage.
Test BIST complet de la mémoire par le BIOS, après l'entraînement. La mémoire défaillante
sera réparée à l'aide d'un PPR logiciel ou matériel en fonction de la configuration PPC. Le
test prendra 3 minutes pour 16 Go de mémoire installée. L'auto-réparation BIST exécute
l'auto-réparation de la DRAM JEDEC si le composant prend en charge cette fonctionnalité.
La mémoire DRAM effectuera une réparation matérielle en cas de mémoire défaillante. Le
test prendra 10 secondes par rang de mémoire et par canal.
Options de configuration : [Disabled] [BIOS Mem BIST] [Self-Healing Mem BIST] [BIOS and
Self-Healing Mem BIST]
Les éléments suivants n'apparaissent que si Memory Healing BIST est réglé sur [BIOS Mem BIST].
Mem BIST Test Select (Sélection du test BIST de la mémoire)
Sélectionne les tests spécifiques au fournisseur à utiliser avec la réparation BIST de la
mémoire par le BIOS.
Options de configuration : [Vendor Tests Enabled] [Vendor Tests Disabled] [All Tests - All
Vendors]
Mem BIST Post Package Repair Type (Type de réparation BIST de la mémoire)
Pour les erreurs DRAM trouvées dans le test BIST effectué par le BIOS, sélectionnez le type de
réparation (logicielle / matérielle / test uniquement et ne pas essayer de réparer).
Options de configuration : [Soft Repair] [Hard Repair] [No Repairs - Test only]