User Manual

52
Pro WS sTR5 Series BIOS
PCIe Device UnCorr Err Sev Reg
PCIeデバイスのPCIe AER正エラー重大レスタを初化しま
定オプシン: [0] - [FFFFFFFF]
DRAM Hard Post Package Repair
ールニズより障したDRAMするたDRAM
す。
設定オプシン: [Disabled] [Enabled]
HEST DMC Structure Support
HEST DMC(Deferred Machine Check構造サポの有効/無
す。
設定オプシン: [Disabled] [Enabled]
CXL Error Report Support
CXLエの有効/無効をます
設定オプシン: [Disabled] [Enabled]
PCIe Slot Hot-Plug Settings
P C I e ットットプ す。
Reserved IO Resources Padding
ホッPCI I/Oリソースをブリッジ ディこときま
設定オプシン: [Disabled] [4 K] [8 K] [16 K] [Auto]
Reserved Non-Prefetchable MMIO Resources Padding
ホッPCIリフェMMIOリソースをブリッジディする
す。
設定オプシン: [Disabled] [1 M] [2 M] [4 M] [8 M] [16 M] [32 M] [64 M] [128 M] [Auto]
Alignment for Reserved Non-Prefetchable MMIO Resources Padding
ホッラグに予リフッチMMIOリソースのPCIアラメントをブリッジ
背後にパとができます
設定オプシン: [Disabled] [1 M] [2 M] [4 M] [8 M] [16 M] [32 M] [64 M] [128 M] [Auto]
Reserved Prefetchable MMIO Resources Padding
ホッPCIリフェッチMMIOリソースをブリッジディ
す。
設定オプシン: [Disabled] [1 M] [2 M] [4 M] [8 M] [16 M] [32 M] [64 M] [128 M] [256 M]
[512 M] [1 G] [2 G] [4 G] [8 G] [Auto]
Alignment for Reserved Prefetchable MMIO Resources Padding
ホッラグに予みプリフッチMMIOリソースのPCIアライメントをブリッジ
の背後にパとができます
設定オプシン: [Disabled] [1 M] [2 M] [4 M] [8 M] [16 M] [32 M] [64 M] [128 M] [256 M]
[512 M] [1 G] [2 G] [4 G] [8 G] [Auto]
Discrete USB4 Features
Discrete USB4 Support
スクリーUSB4 PCIeロッ/定し
設定オプシン: [Disabled] [Enabled]