User Manual

69
Pro WS sTR5 Series BIOS
Core Watchdog
Core Watchdog Timer Enable
CPUウォッチッグタイマー/ 定し
設定オプシン: [Disabled] [Enabled] [Auto]
は「 Core Watchdog Timer Enableを [Enabled] に設した場合にのみ表示され
す。
Core Watchdog Timer Interval
CPUウォッチッグタイマー定し
設定オプシン: [Auto] [39.68us] [80.64us] [162.56us] [326.4us] [654.08us]
[1.309ms] [2.620ms] [5.241ms] [10.484ms] [20.970ms] [40.64ms] [82.53ms]
[166.37ms] [334.05ms] [669.41ms] [1.340s] [2.681s] [5.364s] [10.730s]
[21.461s]
RedirectForReturnDis
のオプシは CZ A0 上のXV CoreのGCC/C000005問題を回避すため
のでMSRC001_1029 デコーレー(DE_CFG)ト 14
[DecfgNoRdrctForReturns] を 1 に設定ます
設定オプシン: [Auto] [1] [0]
Platform First Error Handling
Platform First Error Handling (PFEH) の有効/無効を設定ます
設定オプシン: [Enabled] [Disabled] [Auto]
Core Performance Boost
CPUとメモリーーバクロックをシステムのフォーンスをさせ
/ す。
設定オプシン: [Disabled] [Auto]
Global C-state Control
IOベス Cステー成とDF Cテー制御の有効/無効を設定しま
設定オプシン: [Disabled] [Enabled] [Auto]
PC6
アイド す。
設定オプシン: [Low Current Idle] [Typical Current Idle] [Auto]
SEV-ES ASID Space Limit Control
SEV-ES ASID Space Limitの動作モードをます
設定オプシン: [Auto] [Manual]
は「 SEV-ES ASID Space Limit Controlを [Manual] に設定た場合にのみ表示さ
す。
SEV-ES ASID Space Limit
SEV-ES ASID Space Limitを下回るASIDを使用するSEV Vmsは、SEV-ES機能を効にす
必要があますSEV-ES ASID Space Limitから(SEV ASID Count + 1までのASIDは、SEV
VMのみ使用できます(SEV ASID Count + 1に設定さている場合
べてのASIDは強制的にSEVES ASIDますたがの有効な値は
1 - (SEV ASID Count + 1です
設定オプシン: [1] - [520]