Datasheet

DTM65521A
2 GB - 256Mx72, 240-Pin FB-DIMM
Document 06054, Revision A, 1-Aug-08, Dataram Corporation © 2008 Page 3
DQS13
DQS4
/DQS4
DQS14
DQS5
/DQS5
DQS15
DQS6
/DQS6
DQS16
DQS7
/DQS7
DQS17
DQS8
/DQS8
DQS12
DQS3
/DQS3
DQS10
DQS1
/DQS1
DQS11
DQS2
/DQS2
/DQS0
DQS0
DQS9
/S1
/S0
DQ[39:32]
DQ[47:40]
DQ[55:48]
DQ[63:56]
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
CB[7:0]
DQ[31:24]
DQ[23:16]
DQR[7:0]
DQ[15:8]
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
I/O [7:0]
RDQS
DM/
/CS
DQS
/DQS
There are two physical copies of each address/command/control/clock
VDDSPD
VDD
VREF
VSS
VCC
VTT Terminators
DRAMS, AMB
DRAMS
DRAMS, SPD, AMB
AMB
SPD, AMB
All address/command/control/clock
/RESET
PN0-PN13
/PN0-/PN13
PS0-PS9
/PS0-/PS9
SCL
SDA
SA1-SA2
SA0
SCK&/SCK
/S0 -> /CS (D0-D8)
CKEO -> CKE (D0-D8)
A0-A15 (all SDRAMs)
/RAS (all SDRAMs)
/CAS (all SDRAMs)
/WE (all SDRAMs)
CK&/CK (all SDRAMs)
A
M
B
SPD
WP
SCL SDA
SA0 SA1 SA2
ODT -> ODT (all SDRAMs)
BA0-BA2 (all SDRAMs)
/S1 -> /CS (D9-D17)
CKE1 -> CKE (D9-D17)
DQ0-DQ63
CB0-CB7
DQS0-DQS17
/DQS0-/DQS8
SN0-SN13
/SN0-/SN13
SS0-SS9
/SS0-/SS9
V
TT