Owners Manual

Modo optimizador
Este modo admite Single Device Data Correction (Corrección de datos de dispositivo único - SDDC) sólo para módulos de memoria que
utilicen amplitudes de dispositivo x4. No impone requisitos especícos en cuanto a la ocupación de ranuras.
Procesador doble: ocupe las ranuras en secuencia round-robin comenzando con el procesador 1.
NOTA: Las ocupaciones del procesador 1 y el procesador 2 deben coincidir.
Tabla 39. Reglas de ocupación de memoria
Procesador Conguración Ocupación de la memoria Información de ocupación de memoria
Procesador único Orden de ocupación del
optimizador (canal
independiente)
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11,
12
Los módulos DIMM se deben ocupar en el orden
especicado.
Se permite ocupar un número impar de DIMM
NOTA: Un número impar de módulos
DIMM resultará en conguraciones de
memoria desequilibradas, lo que
resultará en una pérdida de rendimiento.
Se recomienda ocupar todos los canales
de memoria de manera idéntica con
DIMM idénticos para obtener un mejor
rendimiento.
El orden de ocupación del optimizador no es
tradicional para las instalaciones de 4 y 8 DIMM
de procesador único.
Para 4 módulos DIMM: A1, A2, A4, A5
Para 8 módulos DIMM: A1, A2, A4, A5, A7,
A8, A10, A11
Orden de ocupación de
duplicación
{1, 2, 3, 4, 5, 6} {7, 8, 9, 10,
11, 12}
La duplicación es compatible con 6 o 12 módulos
DIMM por procesador.
Orden de ocupación de
sustitución de rango único
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11,
12
Los módulos DIMM se deben ocupar en el orden
especicado.
Requiere dos o más rangos por canal.
Orden de ocupación de
sustitución de rango
múltiple
1, 2, 3, 4, 5, 6, 7, 8, 9, 10, 11,
12
Los módulos DIMM se deben ocupar en el orden
especicado.
Requiere tres rangos o más por canal.
Orden de ocupación
resistente a fallas
{1, 2, 3, 4, 5, 6} {7, 8, 9, 10,
11, 12}
Compatible con 6 o 12 módulos DIMM por
procesador.
Doble procesador (la
ocupación del
procesador 1 y el
procesador 2 debe
coincidir, comenzando
por el procesador 1)
Orden de ocupación
optimizado (canal
independiente)
A{1}, B{1},
A{2}, B{2},
A{3}, B{3},
A{4}, B{4},
A{5}, B{5},
A{6}, B{6}
Se permite ocupar un número impar de DIMM por
procesador.
NOTA: Un número impar de módulos DIMM
resultará en conguraciones de memoria
desequilibradas, lo que resultará en una
pérdida de rendimiento. Se recomienda
ocupar todos los canales de memoria de
manera idéntica con DIMM idénticos para
obtener un mejor rendimiento.
86 Instalación y extracción de los componentes del system