Owners Manual

アドバンス エラ訂正コ
アドバンス エラ訂正コド(ECC)モドでは、SDDC x4 DRAM スの DIMM から x4 x8 方の DRAM 張されま
す。これにより、通常動作中のシングル DRAM チップ障害から保護されます。
メモリモジュルの取り付けガイドラインは次のとおりです。
メモリモジュルは、サイズ、速度、テクノロジが同一のものを取り付けてください。
白のリリ レバが付いているメモリ モジュ ソケットには同一のメモリ モジュルを取り付ける必要があります。
のリリ レバが付いているソケットについても、同のルルがてはまります。このルルにうことで、同一の DIMM
が確にペアで取り付けられます。たとえば、A1 A2A3 A4A5 A6 という具合です。
メモリ最適化立チャネルモ
このモドでは、使用するデバイス幅が x4 のメモリモジュルについてのみ Single Device Data CorrectionSDDCがサポトされ
ます。スロット装着にする特定の要件はありません。
メモリスペアリング
メモ: メモリスペアリングを使用するには、セットアップユティリティでこの機能を有にする必要があります。
このモドでは、各チャネルにつき 1 ランクがスペアとして予約されます。いずれかのランクで修正可能なエラが絶えず知さ
れる場合、そのランクからのデタがスペア ランクにコピされ、障害の生したランクは無になります。
メモリ スペアリングを有にすると、オペレティング システムに使用できるシステムメモリはチャネルごとに 1 ランク少なくな
ります。たとえば、4 GB のシングル ランク メモリ モジュルを 16 個使用するデュアル プロセッサ構成では、利用可能なシステ
ムメモリは 16(メモリ モジュル)× 4 GB = 64 GB とはならず、3/4(ランク/チャネル)× 16(メモリ モジュル)× 4 GB = 48
GB となります。
メモ: メモリスペアリングは、マルチビットの修正不能なエラには対応できません。
メモ: アドバンス ECC/ロックステップ ドとオプティマイザ ドは、メモリ スペアリングをサポトしています。
メモリミラリング
メモリ ミラリングは他のどのモドよりもメモリ モジュルの信性に優れており、修正不能なマルチ ビットのエラ対応
る機能が向上しています。ミラリング構成では、使用可能なシステムメモリの量は取り付けられた物理メモリの 2 分の 1
す。取り付けられたメモリの半分は、アクティブな DIMM のミラリングに使用されます。修正不能なエラ生すると、シス
テムはミラリングされたコピに切り替えられます。これにより、SDDC とマルチビットの保護が確保されます。
メモリモジュルの取り付けガイドラインは次のとおりです。
メモリモジュルは、サイズ、速度、テクノロジが同一のものを取り付けてください。
白のリリスレバが付いているメモリモジュルソケットには同一のメモリモジュルを取り付ける必要があり、色と
のリリスタブが付いているソケットについても、のルルがてはまります。このルルにうことで、同一のメモリモ
ジュルが確に一致するペアで取り付けられます。たとえば、A1 A2A3 A4A5 A6 という具合です。
24. プロセッサ構成
プロセッサ 構成 メモリ装着ル メモリ装着情報
シングル CPU メモリ装着順序 {1,2}{3,4} 「メモリミラリング」のメモを
してください
メモリ構成の例
本項で明したメモリのガイドラインに則したメモリの構成例を以下の表に示します。
メモ: 次の表の 1R2R4R は、それぞれシングルランク、デュアルランク、クワッドランクの DIMM を指します。
メモ: シングル プロセッサ 86 mm 幅のヒ シンクを使用する場合、メモリ モジュ ソケット A10および A12 には
装着できません。
ブレドコンポネントの取り付けと取り外し 69