Intel Celeron D Processor 3xx Sequence
40 Datasheet
Pin Listing and Signal Descriptions
Figure 4-1. Pinout Diagram (Top View—Left Side)
26 25 24 23 22 21 20 19 18 17 16 15 14
AF SKTOCC# Reserved Reserved BCLK1 BCLK0 VCC VSS VCC VSS VCC VSS VCC VSS AF
AE
OPTIMIZED/
COMPAT#
DBR# VSS VCCA VSS Reserved VCC VSS VCC VSS VCC VSS VCC
AE
AD ITP_CLK1 TESTHI12 TESTHI0 VSS VSSA VSS VCCIOPLL VCC VSS VCC VSS VCC VSS AD
AC ITP_CLK0 VSS TESTHI4 TESTHI5 VSS TESTHI2 TESTHI3 VSS VCC VSS VCC VSS VCC AC
AB SLP# RESET# VSS
PWR
GOOD
TESTHI7 VSS VSS VCC VSS VCC VSS VCC VSS AB
AA VSS D61# D63# VSS D62# GTLREF TESTHI6 VSS VCC VSS VCC VSS VCC AA
Y D56# VSS D59# D58# VSS D60# Y
W D55# D57# VSS DSTBP3# DSTBN3# VSS W
V VSS D51# D54# VSS D53# DBI3# V
U D48# VSS D49# D50# VSS D52# U
T D44# D45# VSS D47# D46# VSS T
R VSS D42# D43# VSS DSTBN2# D40# R
P DBI2# VSS D41# DSTBP2# VSS D34# P
N D38# D39# VSS D36# D33# VSS N
M D37# VSS D35# D32# VSS D27# M
L VSS DP3# COMP0 VSS D28# D24# L
K DP2# DP1# VSS D30# DSTBN1# VSS K
J DP0# VSS D29# DSTBP1# VSS D14# J
H
VSS D31# D26# VSS D16# D11# H
G D25# DBI1# VSS D18# D10# VSS G
F D22# VSS D20# D19# VSS DSTBP0# GTLREF VCC VSS VCC VSS VCC VSS F
E
VSS D21# D17# VSS DSTBN0# DBI0# VCC VSS VCC VSS VCC VSS VCC E
D
D23# D15# VSS D13# D5# VSS VSS VCC VSS VCC VSS VCC VSS D
C D12# VSS D8# D7# VSS D4# VCC VSS VCC VSS VCC VSS VCC C
B
VSS D9# D6# VSS D1# D0# VSS VCC VSS VCC VSS VCC VSS B
A
VSS D3# VSS D2# Reserved VSS VCC VSS VCC VSS VCC VSS VCC A
26 25 24 23 22 21 20 19 18 17 16 15 14