Datasheet
PIC32MZ Embedded Connectivity with Floating Point Unit (EF) Family
DS60001320B-page 270 Preliminary 2015 Microchip Technology Inc.
TABLE 12-16: PORTG REGISTER MAP FOR 64-PIN DEVICES ONLY
Virtual Address
(BF86_#)
Register
Name
(1)
Bit Range
Bits
All
Resets
31/15 30/14 29/13 28/12 27/11 26/10 25/9 24/8 23/7 22/6 21/5 20/4 19/3 18/2 17/1 16/0
0600 ANSELG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — ANSG9 ANSG8 ANSG7 ANSG6 — — — — — — 03C0
0610 TRISG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — TRISG9 TRISG8 TRISG7 TRISG6 — — — — — — 03C0
0620 PORTG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — RG9 RG8 RG7 RG6 — — — — — — xxxx
0630 LATG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — LATG9 LATG8 LATG7 LATG6 — — — — — — xxxx
0640 ODCG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — ODCG9 ODCG8 ODCG7 ODCG6 — — — — — — 0000
0650 CNPUG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — CNPUG9 CNPUG8 CNPUG7 CNPUG6 — — — — — — 0000
0660 CNPDG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — CNPDG9 CNPDG8 CNPDG7 CNPDG6 — — — — — — 0000
0670 CNCONG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 ON — SIDL —
EDGE
DETECT
— — — — — — — — — — — 0000
0680 CNENG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — CNENG9 CNENG8 CNENG7 CNENG6 — — — — — — 0000
0690 CNSTATG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — —
CN
STATG9
CN
STATG8
CN
STATG7
CN
STATG6
— — — — — — 0000
06A0 CNNEG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — CNNEG9 CNNEG8 CNNEG7 CNNEG6 — — — — — — 0000
06B0 CNFG
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — CNFG9 CNFG8 CNFG7 CNFG6 — — — — — — 0000
06C0 SRCON0G
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — SR0G9 — — SR0G6 — — — — — — 0000
06D0 SRCON1G
31:16 — — — — — — — — — — — — — — — — 0000
15:0 — — — — — — SR1G9 — — SR1G6 — — — — — — 0000
Legend: x = Unknown value on Reset; — = Unimplemented, read as ‘0’; Reset values are shown in hexadecimal.
Note 1: All registers in this table have corresponding CLR, SET and INV registers at its virtual address, plus an offset of 0x4, 0x8 and 0xC, respectively. See Section 12.3 “CLR, SET, and INV Registers” for
more information.










