Processor Users Manual
MOTOROLA
Chapter 12. IEEE 1149.1 Test Access Port
12-25
Part III. The Hardware Interface
737 IO.ctl g20.ctl Ñ Ñ
738 i.obs lcl_dp_c_be[1] io Ñ
739 o.pin lcl_dp_c_be[1] io g44.ctl
740 IO.ctl g44.ctl Ñ Ñ
741 i.obs lcl_d_ad[15] io Ñ
742 o.pin lcl_d_ad[15] io g47.ctl
743 IO.ctl g47.ctl Ñ Ñ
744 i.obs l_a30_lock_b io Ñ
745 o.pin l_a30_lock_b io g36.ctl
746 IO.ctl g36.ctl Ñ Ñ
747 i.obs l_a21_perr_b io Ñ
748 o.pin l_a21_perr_b io g27.ctl
749 IO.ctl g27.ctl Ñ Ñ
750 i.obs l_a24_req1_b io Ñ
751 o.pin l_a24_req1_b io g30.ctl
752 IO.ctl g30.ctl Ñ Ñ
753 i.obs l_a19_devsel_b io Ñ
754 o.pin l_a19_devsel_b io g25.ctl
755 IO.ctl g25.ctl Ñ Ñ
756 i.obs l_a17_irdy_b_ckstp_out io Ñ
757 o.pin l_a17_irdy_b_ckstp_out io g23.ctl
758 IO.ctl g23.ctl Ñ Ñ
759 i.obs l_a16_trdy_b io Ñ
760 o.pin l_a16_trdy_b io g22.ctl
761 IO.ctl g22.ctl Ñ Ñ
762 i.obs l_a18_stop_b io Ñ
763 o.pin l_a18_stop_b io g24.ctl
764 IO.ctl g24.ctl Ñ Ñ
765 i.obs l_a15_frm_b_smi_b io Ñ
766 o.pin l_a15_frm_b_smi_b io g21.ctl
767 IO.ctl g21.ctl Ñ Ñ
768 i.obs lcl_dp_c_be[2] io Ñ
769 o.pin lcl_dp_c_be[2] io g46.ctl
770 IO.ctl g46.ctl Ñ Ñ
771 i.obs lcl_d_ad[16] io Ñ
772 o.pin lcl_d_ad[16] io g42.ctl
773 i.obs lcl_d_ad[17] io Ñ
774 o.pin lcl_d_ad[17] io g42.ctl
775 i.obs lcl_d_ad[18] io Ñ
Table 12-2. Boundary Scan Bit Definition (Continued)
Bit Cell Type Pin/Cell Name Pin Type Output Control Cell