Information

NXP Semiconductors
AN11022
CLRC663 Quickstart Guide
4.3.1 ISO/IEC 14443 Type A for 77x113 mm 2-turn sized antenna
Table 11. Register settings Type A ID2 sized antenna
Reg
Reg descr
106 kbit/s
212 kbit/s
424 kbit/s
848 kbit/s
28
DrvMode_Reg
0x8A
0x8E
0x8E
0x8F
29
TxAmp_Reg
0x08
0x12
0x12
0xDB
2A
DrvCon_Reg
0x21
0x11
0x11
0x11
2B
TxI_Reg
0x1A
0x06
0x06
0x06
2C
TXCrcCon
0x18
0x18
0x18
0x18
2D
RxCrcCon
0x18
0x18
0x18
0x18
2E
TxDataNum
0x0F
0x0F
0x0F
0x0F
2F
TxModWidth
0x27
0x10
0x08
0x02
30
TxSym10BurstLen
0x00
0x00
0x00
0x00
31
TxWaitCtrl
0xC0
0xC0
0xC0
0xC0
32
TxWaitLo
0x12
0x12
0x12
0x12
33
TxFrameCon
0xCF
0xCF
0xCF
0xCF
34
RXSOFD
0x00
0x00
0x00
0x00
35
RxCtrl
0x04
0x05
0x06
0x07
36
RxWait
0x90
0x90
0x90
0x90
37
RxTreshold
0x32
0x3F
0x3F
0x3F
38
Rcv
0x12
0x12
0x12
0x12
39
RxAna
0x0A
0x02
0x0A
0x02
48
TxBitMod
0x20
0x20
0x20
0x20
4A
TxDataCon
0x04
0x05
0x06
0x07
4B
TxDataMod
0x50
0x50
0x50
0x50
4C
TxSymFreq
0x40
0x50
0x60
0x70
4D
TxSym0H
0x00
0x00
0x00
0x00
4E
TxSym0L
0x00
0x00
0x00
0x00
4F
TxSym1H
0x00
0x00
0x00
0x00
50
TxSym1L
0x00
0x00
0x00
0x00
51
TxSym2
0x00
0x00
0x00
0x00
52
TxSym3
0x00
0x00
0x00
0x00
53
TxSym10Len
0x00
0x00
0x00
0x00
54
TxSym32Len
0x00
0x00
0x00
0x00
55
TxSym10BurstCtrl
0x00
0x00
0x00
0x00
56
TxSym10Mod
0x00
0x00
0x00
0x00
57
TxSym32Mod
0x50
0x50
0x50
0x50
58
RxBitMod
0x02
0x22
0x22
0x22
59
RxEofSym
0x00
0x00
0x00
0x00
5A
RxSyncValH
0x00
0x00
0x00
0x00
5B
RxSyncValL
0x01
0x00
0x00
0x00
5C
RxSyncMod
0x00
0x00
0x00
0x00
5D
RxMod
0x08
0x0D
0x0D
0x0D
5E
RxCorr
0x80
0x80
0x80
0x80
5F
RxSvette_Reg
0xF0
0xB2
0xB2
0xB2
TX_Protected
RX_Protected
AN11022 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2015. All rights reserved.
Application note
COMPANY PUBLIC
Rev. 1.214 January 2015
205912
29 of 45