Information

NXP Semiconductors
AN11022
CLRC663 Quickstart Guide
4.3.3 Type B for ID3 sized antenna
Table 13. Register settings Type B ID3 sized antenna
Reg
Reg descr
106 kbit/s
212 kbit/s
424 kbit/s
848 kbit/s
28
DrvMode_Reg
0x8F
0x8F
0x8F
0x8F
29
TxAmp_Reg
0x0C
0x0C
0x0C
0x0C
2A
DrvCon_Reg
0x01
0x01
0x01
0x01
2B
TxI_Reg
0x0A
0x0A
0x0A
0x0A
2C
TXCrcCon
0x7B
0x7B
0x7B
0x7B
2D
RxCrcCon
0x7B
0x7B
0x7B
0x7B
2E
TxDataNum
0x08
0x08
0x08
0x08
2F
TxModWidth
0x00
0x00
0x00
0x00
30
TxSym10BurstLen
0x00
0x00
0x00
0x00
31
TxWaitCtrl
0x01
0x01
0x01
0x01
32
TxWaitLo
0x00
0x00
0x00
0x00
33
TxFrameCon
0x05
0x05
0x05
0x05
34
RXSOFD
0x00
0x00
0x00
0x00
35
RxCtrl
0x34
0x35
0x36
0x37
36
RxWait
0x90
0x90
0x90
0x90
37
RxTreshold
0x66
0x66
0x66
0x66
38
Rcv
0x12
0x12
0x12
0x12
39
RxAna
0x0A
0x02
0x02
0x02
48
TxBitMod
0x09
0x09
0x09
0x09
4A
TxDataCon
0x04
0x05
0x06
0x07
4B
TxDataMod
0x08
0x08
0x08
0x08
4C
TxSymFreq
0x04
0x05
0x06
0x07
4D
TxSym0H
0x00
0x00
0x00
0x00
4E
TxSym0L
0x03
0x03
0x03
0x03
4F
TxSym1H
0x00
0x00
0x00
0x00
50
TxSym1L
0x01
0x01
0x01
0x01
51
TxSym2
0x00
0x00
0x00
0x00
52
TxSym3
0x00
0x00
0x00
0x00
53
TxSym10Len
0xAB
0xAB
0xAB
0xAB
54
TxSym32Len
0x00
0x00
0x00
0x00
55
TxSym10BurstCtrl
0x00
0x00
0x00
0x00
56
TxSym10Mod
0x08
0x08
0x08
0x08
57
TxSym32Mod
0x00
0x00
0x00
0x00
58
RxBitMod
0x04
0x04
0x04
0x04
59
RxEofSym
0x00
0x00
0x00
0x00
5A
RxSyncValH
0x00
0x00
0x00
0x00
5B
RxSyncValL
0x00
0x00
0x00
0x00
5C
RxSyncMod
0x02
0x02
0x02
0x02
5D
RxMod
0x0D
0x0D
0x0D
0x0D
5E
RxCorr
0x80
0x80
0x80
0x80
5F
RxSvette_Reg
0xF0
0xF0
0xF0
0xF0
AN11022 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2015. All rights reserved.
Application note
COMPANY PUBLIC
Rev. 1.214 January 2015
205912
31 of 45