Datasheet

DR
AFT
DR
AFT
DRAFT
DR
D
RAFT
DRAFT
DRA
F
T DRAF
D
RAFT DRAFT DRAFT DRAFT DRAFT D
DRAFT
D
RAFT DRA
F
T DRAFT DRAFT DRAFT DRA
LPC3152_3154 All information provided in this document is subject to legal disclaimers. © NXP B.V. 2010. All rights reserved.
Preliminary data sheet Rev. 0.12 — 27 May 2010 87 of 88
continued >>
NXP Semiconductors
LPC3152/3154
18. Contents
1 General description. . . . . . . . . . . . . . . . . . . . . . 1
2 Features and benefits . . . . . . . . . . . . . . . . . . . . 1
2.1 Key features . . . . . . . . . . . . . . . . . . . . . . . . . . . 1
3 Ordering information. . . . . . . . . . . . . . . . . . . . . 2
3.1 Ordering options . . . . . . . . . . . . . . . . . . . . . . . . 3
4 Block diagram . . . . . . . . . . . . . . . . . . . . . . . . . . 4
5 Pinning information. . . . . . . . . . . . . . . . . . . . . . 5
5.1 Pinning . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 5
6 Functional description . . . . . . . . . . . . . . . . . . 16
6.1 ARM926EJ-S . . . . . . . . . . . . . . . . . . . . . . . . . 16
6.2 Memory map. . . . . . . . . . . . . . . . . . . . . . . . . . 17
6.2.1 Analog die memory organization . . . . . . . . . . 17
6.3 JTAG. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 18
6.4 NAND flash controller. . . . . . . . . . . . . . . . . . . 18
6.5 Multi-Port Memory Controller (MPMC) . . . . . . 20
6.6 External Bus Interface (EBI). . . . . . . . . . . . . . 21
6.7 Internal ROM Memory . . . . . . . . . . . . . . . . . . 21
6.8 Internal RAM memory. . . . . . . . . . . . . . . . . . . 22
6.9 Memory Card Interface (MCI). . . . . . . . . . . . . 23
6.10 Universal Serial Bus 2.0 High Speed On-The-Go
(OTG) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 23
6.11 DMA controller . . . . . . . . . . . . . . . . . . . . . . . . 24
6.12 Interrupt controller . . . . . . . . . . . . . . . . . . . . . 25
6.13 Multi-layer AHB. . . . . . . . . . . . . . . . . . . . . . . . 25
6.14 APB bridge . . . . . . . . . . . . . . . . . . . . . . . . . . 27
6.15 Clock Generation Unit (CGU) . . . . . . . . . . . . . 27
6.16 Watchdog Timer (WDT) . . . . . . . . . . . . . . . . . 29
6.17 Input/Output configuration module
(IOCONFIG) . . . . . . . . . . . . . . . . . . . . . . . . . . 30
6.18 10-bit Analog-to-Digital Converter (ADC10B) . 30
6.19 Event router . . . . . . . . . . . . . . . . . . . . . . . . . . 31
6.20 Random Number Generator (RNG) . . . . . . . . 32
6.21 AES decryption (LPC3154 only). . . . . . . . . . . 32
6.22 Secure One-Time Programmable (OTP)
memory. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 32
6.23 Serial Peripheral Interface (SPI). . . . . . . . . . . 32
6.24 Universal Asynchronous Receiver Transmitter
(UART) . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 33
6.25 Pulse Code Modulation (PCM) interface . . . . 33
6.26 LCD interface . . . . . . . . . . . . . . . . . . . . . . . . . 34
6.27 I
2
C-bus master/slave interface . . . . . . . . . . . . 34
6.28 LCD/NAND flash/SDRAM multiplexing . . . . . 35
6.28.1 Pin connections . . . . . . . . . . . . . . . . . . . . . . . 35
6.28.2 Multiplexing between LCD and MPMC. . . . . . 37
6.28.3 Supply domains . . . . . . . . . . . . . . . . . . . . . . . 38
6.29 Timer module . . . . . . . . . . . . . . . . . . . . . . . . . 39
6.30 Pulse Width Modulation (PWM) module. . . . . 39
6.31 System control registers . . . . . . . . . . . . . . . . 39
6.32 Audio Subsystem (ADSS) . . . . . . . . . . . . . . . 39
6.32.1 I
2
S0/1 digital audio input/output . . . . . . . . . . . 40
7 Functional description of the analog die
blocks. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
7.1 Analog die . . . . . . . . . . . . . . . . . . . . . . . . . . . 41
7.2 Audio codec . . . . . . . . . . . . . . . . . . . . . . . . . . 42
7.2.1 Stereo Digital-to-Analog Converter (SDAC). . 42
7.2.2 Class AB headphone amplifier. . . . . . . . . . . . 43
7.2.3 Stereo Analog-to-Digital Converter (SADC) for
Audio . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 43
7.3 Li-ion charger . . . . . . . . . . . . . . . . . . . . . . . . . 44
7.4 USB charge pump (host mode) . . . . . . . . . . . 45
7.5 Power Supply Unit (PSU). . . . . . . . . . . . . . . . 45
7.6 Real-Time Clock (RTC) . . . . . . . . . . . . . . . . . 47
8 Limiting values . . . . . . . . . . . . . . . . . . . . . . . . 48
9 Static characteristics . . . . . . . . . . . . . . . . . . . 48
9.1 Digital die . . . . . . . . . . . . . . . . . . . . . . . . . . . . 48
9.2 Analog die . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
9.2.1 PSU . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 54
9.2.1.1 PSU_VOUT1 efficiency . . . . . . . . . . . . . . . . . 56
9.2.1.2 PSU_VOUT2 efficiency . . . . . . . . . . . . . . . . . 57
9.2.2 Li-ion charger. . . . . . . . . . . . . . . . . . . . . . . . . 59
10 Dynamic characteristics. . . . . . . . . . . . . . . . . 60
10.1 Digital die . . . . . . . . . . . . . . . . . . . . . . . . . . . . 60
10.1.1 LCD controller . . . . . . . . . . . . . . . . . . . . . . . . 60
10.1.1.1 Intel 8080 mode . . . . . . . . . . . . . . . . . . . . . . . 60
10.1.1.2 Motorola 6800 mode . . . . . . . . . . . . . . . . . . . 61
10.1.1.3 Serial mode . . . . . . . . . . . . . . . . . . . . . . . . . . 62
10.1.2 SRAM controller. . . . . . . . . . . . . . . . . . . . . . . 63
10.1.3 SDRAM controller . . . . . . . . . . . . . . . . . . . . . 65
10.2 NAND flash memory controller . . . . . . . . . . . 69
10.2.1 Crystal oscillator. . . . . . . . . . . . . . . . . . . . . . . 70
10.2.2 SPI . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 70
10.2.2.1 Texas Instruments synchronous serial mode (SSP
mode). . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 72
10.2.3 I
2
S-interface. . . . . . . . . . . . . . . . . . . . . . . . . . 74
10.2.4 I
2
C-bus. . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 75
10.2.5 USB interface. . . . . . . . . . . . . . . . . . . . . . . . . 77
10.2.6 10-bit ADC . . . . . . . . . . . . . . . . . . . . . . . . . . . 77
10.3 Analog die/audio system . . . . . . . . . . . . . . . . 78
11 Application information . . . . . . . . . . . . . . . . . 79
12 Marking . . . . . . . . . . . . . . . . . . . . . . . . . . . . . . 80
13 Package outline. . . . . . . . . . . . . . . . . . . . . . . . 81
14 Abbreviations . . . . . . . . . . . . . . . . . . . . . . . . . 82
15 Revision history . . . . . . . . . . . . . . . . . . . . . . . 84