Datasheet
MPC8241 Integrated Processor Hardware Specifications, Rev. 10
34 Freescale Semiconductor
Package Description
5.3 Pinout Listings
Table 16 provides the pinout listing for the MPC8241, 357 PBGA package.
Table 16. MPC8241 Pinout Listing
Signal Name Package Pin Number Pin Type
Power
Supply
Output
Driver Type
Notes
PCI Interface Signals
C/BE
[3:0] V11 V7 W3 R3 I/O GV
DD
_OV
DD
DRV_PCI 1, 2
DEVSEL
U6 I/O GV
DD
_OV
DD
DRV_PCI 2, 3
FRAME
T8 I/O GV
DD
_OV
DD
DRV_PCI 2, 3
IRDY
U7 I/O GV
DD
_OV
DD
DRV_PCI 2, 3
LOCK
V6 Input GV
DD
_OV
DD
—3
AD[31:0] U13 V13 U11 W14 V14 U12 W10
T10 V10 U9 V9 W9 W8 T9 W7
V8 V4 W4 V3 V2 T5 R6 V1 T2 U3
P3 T4 R1 T3 R4 U2 U1
I/O GV
DD
_OV
DD
DRV_PCI 1, 2
PA R R 7 I/ O G V
DD
_OV
DD
DRV_PCI 2
GNT
[3:0] W15 U15 W17 V12 Output GV
DD
_OV
DD
DRV_PCI 1, 2
GNT4
/DA5 T11 Output GV
DD
_OV
DD
DRV_PCI 2, 4, 5
REQ
[3:0] V16 U14 T15 V15 Input GV
DD
_OV
DD
—1, 6
REQ4
/DA4 W13 I/O GV
DD
_OV
DD
—5, 6
PERR
T7 I/O GV
DD
_OV
DD
DRV_PCI 2, 3, 7
SERR
U5 I/O GV
DD
_OV
DD
DRV_PCI 2, 3, 8
STOP
W5 I/O GV
DD
_OV
DD
DRV_PCI 2, 3
TRDY
W6 I/O GV
DD
_OV
DD
DRV_PCI 2, 3
INTA
T12 Output GV
DD
_OV
DD
DRV_PCI 2, 8
IDSEL U10 Input GV
DD
_OV
DD
——
Memory Interface Signals
MDL[0:31] M19 M17 L16 L17 K18 J18 K17
K16 J15 J17 H18 F16 H16 H15
G17 D19 B3 C4 C2 D3 G5 E1 H5
E2 F1 F2 G2 J5 H1 H4 J4 J1
I/O GV
DD
_OV
DD
DRV_STD_MEM 1, 9
MDH[0:31] M18 L18 L15 K19 K15 J19 J16
H17 G19 G18 G16 D18 F18 E18
G15 E15 C3 D4 E5 F5 D1 E4 D2
E3 F4 G3 G4 G1 H2 J3 J2 K5
I/O GV
DD
_OV
DD
DRV_STD_MEM 1
DQM[0:7] A18 B18 A6 C7 D15 D14 A9 B8 Output GV
DD
_OV
DD
DRV_MEM_CTRL 1
CS
[0:7] A17 B17 C16 C17 C9 C8
A10 B10
Output GV
DD
_OV
DD
DRV_MEM_CTRL 1
FOE A7 I/O GV
DD
_OV
DD
DRV_MEM_CTRL 10, 11
RCS0
C10 Output GV
DD
_OV
DD
DRV_MEM_CTRL 10, 11
