User`s manual

Quatre ports USB2.0 de panneau arrière et deux ports USB2.0
supplémentaires (Prise USB interne JUSB1)
Prises audio pour microphone, ligne d’entrée et ligne de sortie
LAN Ethernet
intégré
(optionnel)
Supporte le fonctionnement en 10/100Mbps et le fonctionnement
en half/full duplex
Conforme IEEE 802.3/802.3u
Supporte l’auto-négociation IEEE 802.3u clause 28
Supporte le fonctionnement en mode d’Economie d’Energie
d’Interruption de Liaison
Supporte la compensation de Déviation de Ligne de Base (BLW)
Egalisation spéculative
USB 2.0
Conforme aux Spécifications de Bus Série Universel Révision 2.0
Conforme aux Spécifications d’interface de Contrôleur d’Hôte
Amélioré de Intel Révision 0.95
Conforme aux Spécifications d’Interface de Contrôleur d’Hôte
Universel Révision 1.1
Le périphérique multifonction PCI consiste en deux noyaux de
Contrôleur d’Hôtes UHCI pour signalisation pleine/faible vitesse
et un noyau de Contrôleur d’Hôtes EHCI pour signalisation haute
vitesse
Le hub racine consiste en 4 ports de face en aval avec
émetteurs-récepteurs de couche physique intégrés partagés par
le Contrôleur d’Hôte UHCI et
EHCI
Support des Spécifications d’Interface de Gestion d’Alimentation
de Bus PCI version 1.1
Support hérité pour tous les ports face à l’aval.
Certaines spécifications matérielles et éléments de logiciels peuvent
être modifiés sans avertissement .
VI