Datasheet

Section 2 CPU
Page 68 of 1434 R01UH0166EJ0600 Rev. 6.00
Mar 02, 2011
H8S/2633 Group, H8S/2633 F-ZTAT
TM
,
H8S/2633R F-ZTAT
TM
, H8S/2695
Addressing Modes
Function
Logic
operations
System
control
Block data transfer
Shift
Bit manipulation
Branch
Instruction
AND, OR, BWL BWL — — — — — — — —
XOR
ANDC, B — — — — — — — —
ORC, XORC
Bcc, BSR — — — — — — — —
JMP, JSR — — — — — — — —
RTS — — — — — — — —
TRAPA — — — — — — — —
RTE — — — — — — — —
SLEEP — — — — — — — —
LDC B B W W W W W W — —
STC — B W W W W W W — — — —
NOT — BWL — — — — — — — —
— BWL — — — — — — — —
— B B — — — B B B — — — —
NOP — — — — — — — —
— — — — — — — — — BW
Legend:
B: Byte
W: Word
L: Longword
#xx
Rn
@ERn
@(d:16,ERn)
@(d:32,ERn)
@–ERn/@ERn+
@aa:8
@aa:16
@aa:24
@aa:32
@(d:8,PC)
@(d:16,PC)
@@aa:8
Notes: 1. Not available in the H8S/2633 Group.
2. When using the TAS instruction, use register ER0, ER1, ER4, or ER5.
3. Only register ER0 to ER6 should be used when using the STM/LDM instruction.