User`s manual

Semiconductor Group 11-1
Index
C515
11 Index
A
A/D converter . . . . . . . . . . . . . . .6-57–6-68
Conversion timing . . . . . . . . . .6-66–6-68
General operation . . . . . . . . . . . . . . 6-57
Programmable reference voltages . 6-62–
6-65
Registers . . . . . . . . . . . . . . . . .6-59–6-61
A/D converter characteristics . . . . . . . 10-5
Absolute maximum ratings . . . . . . . . . 10-1
AC . . . . . . . . . . . . . . . . . . . . . . . . . .2-3, 3-7
AC characteristics . . . . . . . . . . .10-6–10-16
16 MHz timing . . . . . . . . . . . . .10-6–10-7
24 MHz timing . . . . . . . . . . . . .10-8–10-9
CLKOUT timing . . . . . . . . . . . . . . . 10-13
Data memory read cycle . . . . . . . . 10-11
Data memory write cycle . . . . . . . . 10-12
External clock timing . . . . . . . . . . . 10-13
Program memory read cycle . . . . . 10-10
ROM verification mode 1 . . . . . . . . 10-14
ROM verification mode 2 . . . . . . . . 10-15
AC Testing
Float waveforms . . . . . . . . . . . . . . 10-16
Input/output waveforms . . . . . . . . . 10-16
ACC . . . . . . . . . . . . . . . . . . . . . . . . .3-4, 3-7
ADCON . . . . . 3-4, 3-5, 3-7, 5-6, 6-44, 6-59
ADDAT . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-60
ADM . . . . . . . . . . . . . . . . . . . . . . .3-7, 6-59
ALE signal . . . . . . . . . . . . . . . . . . . . . . . 4-4
B
B . . . . . . . . . . . . . . . . . . . . . . . . . . .3-4, 3-7
Basic CPU timing . . . . . . . . . . . . . . . . . 2-4
BD . . . . . . . . . . . . . . . . . . . . . . . . .3-7, 6-44
Block diagram . . . . . . . . . . . . . . . . . . . . 2-1
BSY . . . . . . . . . . . . . . . . . . . . . . . .3-7, 6-59
C
C/T . . . . . . . . . . . . . . . . . . . . . . . . .3-6, 6-17
CCEN . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-28
CCH1 . . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-31
CCH2 . . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-31
CCH3 . . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-31
CCL1 . . . . . . . . . . . . . . . . . . . . . . .3-4, 6-31
CCL2 . . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-31
CCL3 . . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-31
CLK . . . . . . . . . . . . . . . . . . . . . . . . .3-7, 5-6
CLKOUT . . . . . . . . . . . . . . . . . . . . .3-6, 5-6
COCAH0 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAH1 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAH2 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAH3 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAL0 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAL1 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAL2 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
COCAL3 . . . . . . . . . . . . . . . . . . . . 3-7, 6-28
CPU
Accumulator . . . . . . . . . . . . . . . . . . . .2-2
B register . . . . . . . . . . . . . . . . . . . . . . .2-3
Basic timing . . . . . . . . . . . . . . . . . . . . .2-4
Fetch/execute diagram . . . . . . . . . . . .2-5
Functionality . . . . . . . . . . . . . . . . . . . .2-2
Program status word . . . . . . . . . . . . . .2-2
Stack pointer . . . . . . . . . . . . . . . . . . . .2-3
CPU timing . . . . . . . . . . . . . . . . . . . . . . .2-5
CRCH . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-26
CRCL . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-26
CY . . . . . . . . . . . . . . . . . . . . . . . . . . 2-3, 3-7
D
DAPR . . . . . . . . . . . . . . . . . . 3-4, 3-7, 6-62
DC characteristics . . . . . . . . . . . . 10-2–10-4
Device characteristics . . . . . . . . 10-1–10-18
DPH . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-6
DPL . . . . . . . . . . . . . . . . . . . . . . . . . 3-4, 3-6
E
EADC . . . . . . . . . . . . . . . . . . 3-6, 6-61, 7-5
EAL . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
EALE . . . . . . . . . . . . . . . . . . . . . . . . . . . .4-4
Emulation concept . . . . . . . . . . . . . . . . .4-5
ES . . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
ET0 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
ET1 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
ET2 . . . . . . . . . . . . . . . . . . . . 3-6, 6-27, 7-4
EX0 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
EX1 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-4
EX2 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-5
EX3 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-5
EX4 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-5
EX5 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-5
EX6 . . . . . . . . . . . . . . . . . . . . . . . . . 3-6, 7-5
Execution of instructions . . . . . . . . . . . . .2-4
EXEN2 . . . . . . . . . . . . . . . . . 3-6, 6-27, 7-5
EXF2 . . . . . . . . . . . . . . . . . . . 3-7, 6-27, 7-8
External bus interface . . . . . . . . . . . 4-1–4-4
ALE signal . . . . . . . . . . . . . . . . . . . . . .4-4