Instructions
Strona 84 z 93
Dystrybucja Conrad Electronic Sp. z o.o., ul. Kniaźnina 12, 31-637 Kraków, Polska
Copyright © Conrad Electronic 2018, Kopiowanie, rozpowszechnianie, zmiany bez zgody zabronione.
www.conrad.pl
www.conrad.pl
napięcie
5
Odcięcie
SO
6
Wyłączone
wyjście
OFF
7 (MSB)
Uruchomiony
ENA
2. Rejestr występowania błędów
Zdarzenie błędu ustawi bit, jeśli wystąpi warunek i jest on włączony. Rejestr jest kasowany, gdy
odbierane są komendy FEVE ?, CLS lub RST.
Tabela 7-10: Rejestr występowania usterki
BIT
Nazwa bitu
Symbol usterki
Warunek ustawienia
bitu
Warunek resetu bitu
0 (LSB)
Bit wolny
SPARE
Wystąpił stan błędu i
jest on włączony.
Błąd może ustawić
bit, ale gdy błąd
wyczyści bit
pozostanie
ustawiony.
Całe rejestr zdarzeń jest
wyczyszczony, gdy
użytkownik wysyła
polecenie odczytu rejestru
"FEVE?". "CLS" i
uruchomienie również
czyszczą rejestr
występowania usterek.
(Rejestr nie jest usuwany
przez RST)
1
Awaria AC
AC
2
Zbyt wysoka
temperatura
OTP
3
Foldback
FOLD
4
Przekroczone
napięcie
OVP
5
Odcięcie
SO
6
Wyłączone
wyjście
OFF
7 (MSB)
Uruchomiony
ENA
3. Rejestr uruchomienia stanu
Rejestr stanu jest ustawiany przez użytkownika, aby włączyć SRQs ze zmian w stanie zasilania.
Tabela 7-11: Rejestr uruchomienia stanu
BIT
Nazwa statusu
Symbol statusu
Warunek
ustawienia bitu
Warunek resetu bitu
0 (LSB)
Stałe napięcie
CV
Polecenie
użytkownika:
"SENA nn" jest
odbierane, gdzie nn
jest bitem
heksadecymalnym.
Polecenie użytkownika:
odebrano "SENA nn", gdzie
nn jest bitem
heksadecymalnym. Jeśli "nn"
= 00, żadne SRQ nie zostanie
wysłane, gdy nastąpi zmiana
w rejestrze stanu statusu.
1
Stały prąd
CC
2
Brak błędu
NFLT
3
Błąd aktywny
FLT
4
Włączony auto
restart
AST
Zawsze zero
Zawsze zero
5
Włączony Fold
FDE
Zawsze zero
Zawsze zero
6
Bit zapasowyZ
SPARE
Zawsze zero
Zawsze zero
7 (MSB)
Tryb lokalny
LCL
Polecenie „SENA
Polecenie „SENA nn”